ARARAT. wrote:flip_flop wrote:ARARAT. wrote:
Извините, но вы сначало потрудитесь понять о чем разговор идет, вы пока даже ето не понимаете.
Я уже сказал, оставьте ваши ликбезы, мне, да и zVlad они не нужны и вы не на базаре находитесь...
Вы не о моих, не о zVlad знаниях, опыте и всему остальному абсолютно нечего не знаете, поетому будьте добры уважать профессионализм собеседников сначала.
PS Я уже начинаю сомневаться что вообще стоит с вами продолжать общение...
Из цитаты zVlad недвусмысленно речь шла об архитектуре процессоров и об отсутствии новизны процессоров Intel. Я привёл факты развития архитектуры процессоров Intel, опровергающие вывод zVlad. Из Ваших и zVlad цитат следует что у Вас отсутствуют знания об архитектуре процессоров.
Если Вы не об архитектуре процессоров а об ИТ - можете смело называть невеждой меня, я не обижусь. Но не надо затрагивать вопросы архитектуры процессоров, пожалуйста.
PS Я тоже начинаю сомневаться что вообще стоит с вами продолжать общение...
В свете разговора об архитектурах х86 в глобальном плане, вы же начинаете обсуждать какие то детали реализаций и называете ето развитием архитектуры х86...
Many Integrated Core или то что memory controller интегрирован или увеличение разных уровней(L1,2,3) Cashe интегрированны в процессор ето вы называете глобальным изменением?
Там не только это. Навскидку и из википедии, на всякий случай
---
The Larrabee microarchitecture introduced very wide (512-bit) SIMD units to a x86 architecture based processor design, extended to a
cache-coherent multiprocessor system connected via a
ring bus to memory; each core was capable of
four-way multithreading.
On June 17, 2013, the Tianhe-2 supercomputer was announced by TOP500 as the world's fastest. It used Intel Ivy Bridge Xeon and Xeon Phi processors to achieve 33.86 petaFLOPS. Tianhe-2 was the world's fastest supercomputer according to the TOP500 list for June and November 2013. (он по прежнему #1, flip_flop)
Knights Landing will be built using up to 72 Airmont (Atom) cores with
four threads per core , supporting for up to 384 GB of "far" DDR4 RAM and
8–16 GB of stacked "near" 3D MCDRAM , which is similar to Micron's Hybrid Memory Cube. Each core will have two 512-bit vector units and will support AVX-512F (AVX3.1) SIMD instructions with Intel AVX-512 Conflict Detection Instructions (CDI), Intel AVX-512 Exponential and Reciprocal Instructions (ERI), and Intel AVX-512 Prefetch Instructions (PFI), along with Intel's full x86 instruction set except TSX.
---
И далее. Это не детали реализации, это существенно изменённая архитектура (кроме, собственно, архитектуры ядра, но и оно изменено, например для масштабирования на 4 потока а не на два, как в обычных х86 процессорах). По крайней мере специалисты так это характеризуют.
Ето называется увеличение интеграции, сама архитектура практически не меняет... Естественно большая интеграция для увеличения производительности, увеличиваются количество коров, улучшаются управление ими и распределение ресурсов, доступов, уменьшается время доступа на память, увеличиваются возможности по multi-processing и прочее, прочее...
Ето никто и не отрицает, но сама архитектура х86 практически не меняется.
Архитектура ядер и система команд тоже меняется и эволюционирует, хотя совместима с базовой системой команд х86. То есть глобально Вы хотите не х86? Тоже было (Itanium), но пало жертвой успеха х86.
И самое главное вопрос изначально был совсем не об етом, а об облаках и их архитектуре. Вот кто вам сказал, что только х86 в етих облаках. Совсем нет, их множество огрмоно и enterprise level там совсем не х086, x086 ето в основном для маленьких компаний и конечных пользователей...
Позвольте немного сарказма, ну совсем немного, можно?
Вы считаете Amazon, Google, Microsoft, IBM маленькими? Они лидеры и там везде стоят x86. Вот факты, голые факты:
http://www.webopedia.com/Blog/cloud-com ... -2015.html" onclick="window.open(this.href);return false;
Если, что, Vax-VMS в своё время мне нравился, как и Dmitry67